O desenvolvimento das interfaces PCIe 6.0 e 7.0 estagnou – o suporte para novos padrões de hardware será adiado
O consórcio PCI-SIG forneceu uma atualização sobre o desenvolvimento de futuros protocolos PCIe. O lançamento do PCIe 6.0 e 7.0 está atrasado. O lançamento do PCIe 6.0 foi adiado para o segundo trimestre de 2024, e do PCIe 7.0 para 2028.
De acordo com o TechSpot, o hardware habilitado para PCIe 6.0 foi originalmente planejado para ser lançado em março deste ano, com o PCIe 7.0 previsto para chegar em 2027. No entanto, os obstáculos encontrados forçaram a organização PCI-SIG a ajustar o roteiro.
O PCIe 6.0 dobra a taxa de transferência do PCIe 5.0 para 121 GB/s para uma conexão x16, enquanto o PCIe 7.0 visa dobrar a velocidade para 242 GB/s. Os padrões também incluem novas tecnologias como PAM4, FEC, CRC e Flits. Além disso, o PCI-SIG está considerando a transição para conexões ópticas em especificações futuras, em particular há um mês foi introduzido o novo padrão CopperLink, dando às empresas especializadas mais opções de cabeamento. A solicitação de alterações de engenharia para implementação de óptica está prevista para ser concluída em dezembro de 2024.
A implementação dos novos padrões visa principalmente centros de dados, seguidos por aplicações industriais, automotivas, aeroespaciais e militares e, eventualmente, eletrônicos de consumo. No entanto, um atraso no lançamento do novo protocolo pode atrapalhar todos os planos.
Quando se trata de PCs de consumo, os componentes compatíveis com PCIe 3.0 ou 4.0 estão agora em uso generalizado. Os produtos mais notáveis com PCIe 5.0 foram unidades de estado sólido, capazes de ler dados a velocidades de 14 GB/s graças à largura de banda padrão de 3,9 GB/s por pista.
Apesar dos atrasos, o PCI-SIG continua a desenvolver ativamente o padrão PCI Express para expandir a transferência serial de dados em alta velocidade.
Se você notar um erro, selecione-o com o mouse e pressione CTRL+ENTER.